信息工程畢業設計開題報告范文模板
一、所研究課題的任務、性質、目的和意義

在許多存儲系統中,以游程長度受限碼來克服碼間串擾,用RLL(d,k,)來表示,d,k分別規定了可能出現在序列中的最小和最大游程,參數d控制的最高傳輸率,避免序列通過帶限通道傳輸時的碼間串擾,參數k確保適當的跳變頻率以滿足鎖相環讀取時鐘同步的需要。在使用峰值檢測技術的磁盤驅動中的一種標準編碼技術為1/2的(d.k)=(2,7)碼,也稱franaszek碼。
FPGA(Field Programmable Gate Array現場可編程門陣列)它是在PAL、GAL、PLD等可編程器件的基礎上進一步發展的產物,FPGA既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點。可以毫不夸張的講,FPGA能完成任何數字器件的功能,上至高性能CPU,下至簡單的74電路,都可以用FPGA來實現。利用FPGA進行設計,不僅能在短時間內完成設計任務,而且能使系統的速度更快、體積更小、重量更輕、功耗更小,滿足現代電子發展的要求。
VHDL(VHSIC Hardware Description Language)語言是現代數字系統設計的基本硬件描述語言。由于VHDL所具有的通用性,它已成為可支持不同層次設計者需求的標準語言。使用VHDL,可以快速地描述和綜合電路設計。
二、本課題的國內外現狀,已解決了哪些問題,尚需解決的問題
FPGA是一種將門陣列的通用結構與PLD的現場可編程特性結合于一體的新型器件,具有集成度高、通用性好、設計靈活、編程方便、產品上市快等多方面的優點。目前,FPGA的容量已經跨過了百萬門級,生產廠家已由最初的一家增加到十多家,產品日益豐富,性能不斷提高,成為最受歡迎的器件之一。隨著深亞微米工藝技術的發展,FPGA單片規模大大提高,系統運行速度不斷提高,相對功耗不斷下降,價格也大幅調低,使得FPGA器件從一個功能輔助型的現場集成器件,發展成系統級現場集成器件,應用面和使用量大大擴展,從而使“工藝集成技術”和“現場集成技術”成為現代集成電路技術并駕齊驅的兩翼。
本課題研究方向為硬盤驅動器中信道調制碼的編譯碼器的設計,包括總體方案的設計、個部分功能單元的設計、頂層文件的時序仿真,從而實現基于FPGA的硬盤編譯碼。
首先設計總體方案,解決不定長編碼中如何識別信源字和和速度匹配問題
然后是狀態機設計,狀態機用來實現信源字的識別,并將其相應的存儲地址傳給存有編碼規則的ROM。
第三是緩存控制模塊讀取存于ROM中的編碼,置于緩存中,當緩存中的數據達到一定數量(足以避免出現空擋)即開始對外串行輸出編碼。ROM采用MAXplus2中的可調參數宏模塊LPM_ROM,既充分利用片內資源又減少編程量。最后完成頂層文件波形仿真,觀察輸出序列。
三、根據任務提出解決辦法或設計方案
1、首先查閱相關資料,了解FPGA原理和VHDL編程 及其目前國內外的發展情況。
2、學會MAX+PLUS II軟件。
3、設計用于變長編碼的有限狀態機(FMS),用狀態機判斷各信源字間的狀態轉移,并設計出各狀態。
4、完成緩存控制器設計和LPM_ROM的配置,考慮到要存儲一些暫時的變量,這里采用16位緩存,在緩存達到8位時開始輸出。調用LPM_ROM將ROM配置成異步方式。
5、用MAXplus2進行頂層文件波形仿真,查看各信號和變量的波形,以便更好了解整個系統的時序關系。
四、大體計劃和進度
第一周:查閱資料,了解VHDL設計方法,了解FPGA發展歷史;
第三周:學習MAX+PLUS II軟件,了解其編程原理,學會簡單的程序編寫;
第五周:利用MAX+PLUS II軟件進行簡單的仿真實驗,掌握其一般的編程原理和仿真方法;
第九周:完成任務書、開題報告及綜述的編寫;
第十一周:進行中期檢查;
第十二周:在十二周之前完成畢業設計任務;
第十三周:在7-10天之內完成畢業畢業設計論文的編寫,打印;
第十四周:準備畢業論文的答辯和進行畢業答辯。
參考資料:
1、胡華.信息存儲中的通道檢測與調制編碼技術.記錄媒體技術,2004,3
2、楊暉,張風言.大規模可編程邏輯器件與數字系統設計.北京:北京航空航天大學出版社,1997.
3、朱明程,熊元姣.ACTEL數字系統現場集成技術.北京:清華大學出版社,2003.
4、徐志軍.大規模可編程邏輯器件及其應用.成都:電子科技大學出版社,2000
【信息工程畢業設計開題報告】相關文章:
電子信息工程畢業設計開題報告03-24
工程造價畢業設計開題報告03-18
建筑工程畢業設計開題報告03-26
土木工程畢業設計開題報告12-22
畢業設計開題報告12-10
土木工程畢業設計開題報告范文05-20
土木工程畢業設計開題報告范例03-28
土木工程畢業設計的開題報告范文03-30
采礦工程畢業設計開題報告05-20